公開日期 | 標題 | 作者 | 來源出版物 | scopus | WOS | 全文 |
2007 | 一管線式類比數位轉換器之全數位外部校正技術 | 游源祺; Yu, Yuan-Chi | | | | |
2005 | 以序列組表示法實踐系統晶片測試排程 | 黃志強; Huang, Chih-Chiang | | | | |
2006 | 以延遲線量測週期性抖動之可測試性技術 | 郭嘉元; Kuo, Chia-Yuan | | | | |
2006 | 以模擬為基礎產生影像處理編解碼器之驗證圖樣 | 廖宜南; Liao, I-Nan | | | | |
2006 | 以波管線為基礎的抖動產生技術應用於高速收發器之內建自我測試 | 張興維; Chang, Shing-Wei | | | | |
2010 | 以現場可程式化類比陣列實現三角積分調變器漏電流之量測 | 杜念澤; Du, Nian-Tze | | | | |
2004 | 以統計模擬方法對類比數位轉換器內建自我測試電路之效能評估 | 陳奕任; Chen, Yi-Ren | | | | |
2006 | 以頻譜分析為基礎之射頻積體電路收發器內建自我測試 | 洪自立; Hung, Tzu-Li | | | | |
2004 | 使用可程式邏輯閘陣列實現時脈抖動之量測智產權 | 劉源雙; Liu, Yuan-Shuang | | | | |
2005 | 使用線性模型來評估快閃式類比數位轉換器的內建自我測試器在製程變異下的效能 | 賴冠廷; Lai, Kuan-Ting | | | | |
2009 | 可降低功率消耗與穩定浮動閘線的非晶矽閘極驅動電路設計 | 邱柏薰; Chiu, Po-Hsun | | | | |
2010 | 在廣播壓縮環境下應用偏移插入技術之壓縮感知自動化測試圖樣產生技術 | 林建儒; Lin, Chien-Ju | | | | |
2009 | 在廣播壓縮環境下降低全速掃描鏈測試時發射週期功率之技術 | 梁鈞湧; Liang, Chun-Yong | | | | |
2011 | 基於共享記憶體多核心系統上具確定性之平行化自動測試圖樣產生技術 | 張峻豪; Chang, Chun-Hao | | | | |
2009 | 實現於無線積體電路測試平台上之管線式類比數位轉換器數位校正技術與自我測試電路 | 周國裕; Chou, Kuo-Yu | | | | |
2010 | 強健且低成本類比數位轉換器輸出碼計數器之實現 | 呂明桓; Lu, Ming-Huan | | | | |
2005 | 微處理器自我測試程式的故障模擬技術 | 吳佳龍; Wu, Jiang Jung | | | | |
2004 | 微處理器軟體自我測試的可測試性分析 | 張欽俞; Chang, Chin-Yu | | | | |
2006 | 操作放大器的良率最佳化技術 | 柯正修; Ko, Cheng-Hsiu | | | | |
2007 | 數位電路功率消耗及時序分析 | 汪戊生; Wang, Wu-Sheng | | | | |