https://scholars.lib.ntu.edu.tw/handle/123456789/173519
標題: | 積體電路相容微機電系統之研究-子計劃一 微機電式射頻積體電路 | 作者: | 呂學士 | 關鍵字: | 低雜訊放器;微機電;高Q 值電感;LNA;CMOS;MEMs;High Q Inducotor | 公開日期: | 31-七月-2003 | 出版社: | 臺北市:國立臺灣大學電子工程學研究所 | 摘要: | 本計畫擬設計出低雜訊的放大器。為了降低雜訊,最重要的任務乃提高電感 的Q 值。首先我們知道一個高Q 值的電感必須要從兩個方面改善,第一個是減 少conductive loss, 第二個是減少substrate loss 。在本計劃我們主要是希望能夠 解決substrate loss 方面的問題,所以我們引入了微機電製程來完成此一任務。 本晶片成功地利用後製程製作出電感。並與IC 整合。經量測後,得到操作 頻率為5.2GHz,NF 成功地改善了0.8dB. The topic of this project is the low noise amplifier. To lower down the noise interference, a high Q inductor is very importance. However, the inductors fabricated in the CMOS process usually don’t have a high Q factor. There are two approaches to improve the Q factor for the inductor. One is to reduce the substrate loss and another is to reduce conductive loss. In this project we utilize the MEMs techniques to accomplish the second problem. Finally, we designed a 5.2 GHz LNA with a 3db NF and thinned down its substrate to 20mm. This thinned LNA is measured having 2.17dB NF. By this MEMs technique the LNA is improved by 0.8dB successfully. |
URI: | http://ntur.lib.ntu.edu.tw//handle/246246/19990 | 其他識別: | 912218E002018 | Rights: | 國立臺灣大學電子工程學研究所 |
顯示於: | 電子工程學研究所 |
檔案 | 描述 | 大小 | 格式 | |
---|---|---|---|---|
912218E002018.pdf | 223.58 kB | Adobe PDF | 檢視/開啟 |
在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。