https://scholars.lib.ntu.edu.tw/handle/123456789/174044
標題: | A 0.6 V low-power wide-range delay-locked loop in 0.18 ?m CMOS | 作者: | Lu, Chung-Ting Hsieh, Hsieh-Hung Lu, Liang-Hung |
公開日期: | 2009 | 卷: | 19 | 期: | 10 | 起(迄)頁: | 662-664 | 來源出版物: | IEEE Microwave and Wireless Components Letters | URI: | http://ntur.lib.ntu.edu.tw//handle/246246/237215 |
顯示於: | 電子工程學研究所 |
在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。