https://scholars.lib.ntu.edu.tw/handle/123456789/365124
標題: | Reconfigurable cache memory architecture for integral image and integral histogram applications | 作者: | Hsu, P.-H. Chien, S.-Y. SHAO-YI CHIEN |
公開日期: | 2011 | 起(迄)頁: | 151-156 | 來源出版物: | 2011 IEEE Workshop on Signal Processing Systems, SiPS 2011 | URI: | http://www.scopus.com/inward/record.url?eid=2-s2.0-84055192195&partnerID=MN8TOARS http://scholars.lib.ntu.edu.tw/handle/123456789/365124 |
DOI: | 10.1109/SiPS.2011.6088966 |
顯示於: | 電子工程學研究所 |
在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。