https://scholars.lib.ntu.edu.tw/handle/123456789/487741
標題: | Improving GPGPU Performance via Cache Locality Aware Thread Block Scheduling | 作者: | Chen, Li-Jhan Cheng, Hsiang-Yun Wang, Po-Han CHIA-LIN YANG |
公開日期: | 2017 | 卷: | 16 | 期: | 2 | 起(迄)頁: | 127-131 | 來源出版物: | Ieee Computer Architecture Letters | URI: | https://scholars.lib.ntu.edu.tw/handle/123456789/487741 | ISSN: | 1556-6056 | DOI: | 10.1109/LCA.2017.2693371 |
顯示於: | 資訊工程學系 |
在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。