https://scholars.lib.ntu.edu.tw/handle/123456789/499866
標題: | A 2.5 GHz all-digital delay-locked loop in 0.13 mu m CMOS technology | 作者: | Yang, Rong-Jyi Liu, Shen-Iuan SHEN-IUAN LIU |
公開日期: | 2007 | 卷: | 42 | 期: | 11 | 起(迄)頁: | 2338-2347 | 來源出版物: | Ieee Journal of Solid-State Circuits | URI: | https://scholars.lib.ntu.edu.tw/handle/123456789/499866 | ISSN: | 0018-9200 | DOI: | 10.1109/JSSC.2007.906183 |
顯示於: | 電機工程學系 |
在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。