Skip navigation
中文
English
DSpace
CRIS
Home
Organizations
Researchers
Research Outputs
Explore by
Organizations
Researchers
Research Outputs
Academic & Publications
Help
Sign in
中文
English
NTU Scholars
Research Outputs
Browsing by Author
or enter first few letters:
Jump to:
0-9
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
In order:
Ascending
Descending
Results/Page
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
Authors/Record:
All
1
5
10
15
20
25
30
35
40
45
50
Showing results 555 to 574 of 608
< previous
next >
Issue Date
Title
Author(s)
Source
scopus
WOS
Fulltext/Archive link
2008
Yield Enhancement Techniques for Content-Addressable Memories
S. K. Lu; G. Q. Lin; S. Y. Kuo; SY-YEN KUO
38th IEEE/IFIP International Conference on Dependable Systems and Networks (DSN-2008)
1992
YOR: a yield optimizing routing algorithm by minimizing critical area and vias
Kuo, Sy-Yen
European Conference on Design Automation, 1992
0
0
1993
YOR: A Yield-Optimizing Routing Algorithm by Minimizing Critical Areas and Vias
Kuo, S.Y.; SY-YEN KUO
IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems
32
22
2012
一種定位資訊之情境影像系統
趙涵捷; 郭斯彥; 顏嗣均; 紀廷運; SY-YEN KUO
1993
分散即時系統之偵錯、重組與回復
郭斯彥
1996
分散式共用記憶體系統-架構、演算法與發展環境(II)─分散式共用記憶體系統-架構、演算法與發展環境總計畫(Ⅱ)
郭斯彥
1997
分散式共用記憶體系統-架構、演算法與發展環境─總計畫(Ⅲ)
郭斯彥
1987
可重繞之積體電路平行計算機結構的電腦輔助設計與評估
郭斯彥
2013
在多媒體系統晶片設計中的低電量且高效率的快速移動評估超大型積體電路
郭斯彥; 士嘉; SY-YEN KUO
1993
多晶片模組之可測性設計與偵錯環境
郭斯彥
1993
多晶片模組設計自動化與測試系統(I)總計畫
龐台銘; 郭斯彥
1994
多晶片模組設計自動化與測試系統-子計畫四: 多晶片模組可測性設計與偵錯
郭斯彥
1993
多晶片模組設計自動化與測試系統總計劃(I)
林呈祥; 郭斯彥
1995
多晶片模組電性分析、設計及測試研究─多晶片模組電性分析、設計及測試研究:子計畫四-多晶片模組整合測試與偵錯系統
郭斯彥
2007
大型磁碟陣列李德所羅門編解碼設計電路
宋民安; 郭斯彥; 邱士傑; SY-YEN KUO
2004
子計畫三:高可擴充性與可用性行動電子商務中介軟體技術 之研發與實作(3/3)
郭斯彥
1999
容錯飛控計算機系統效能改進與偵錯診斷系統之建構
郭斯彥
2009
延遲線及其應用之類比數位轉換裝置與負載感測電路
陳科宏; 黃立仁; 黃宏瑋; 郭斯彥; SY-YEN KUO
2012
影像的傳輸中的高品質且省時間的錯誤隱藏技術
郭斯彥; 黃士嘉; SY-YEN KUO
2013
惡意軟件清除方法、系統及電腦程式產品與儲存媒體
戴士堯; 張瑜真; 吳建興; 林志鴻; 黃彥男; 郭斯彥; SY-YEN KUO