https://scholars.lib.ntu.edu.tw/handle/123456789/173868
標題: | 可調式晶片系統軟硬體開發平台之研製-總計畫(II) Research on Tunable Hardware-Software Development Platform for SOC (II) |
作者: | 陳少傑 | 公開日期: | 31-十月-2005 | 出版社: | 臺北市:國立臺灣大學電子工程學研究所 | 摘要: | 本總計畫涵蓋下列各項研究項目:子計 畫一、可調式晶片系統平台之軟硬體共同設 計,子計畫三、可調式晶片系統平台之前置 佈局評估回饋系統設計,子計畫五、可調式 晶片系統平台之實現: USB 及Codec 週邊界 面,子計畫六、可調式晶片系統平台之實現: 內嵌FPGA,及子計畫七、可調式晶片系統平 台之實現: 8051 及資料加密器。 本計畫之主要的學術創新將著重於各相 關之設計方法論, 現場可即時燒錄系統晶片 FPGA, 及具資料加密之可調式系統設計平台 之實現。由於在此一晶片系統平台中,各工 具間彼此依賴,環環相扣,唯有進行整合性 研究,才能建立完善的軟硬體設計開發平台 與相關技術。而本計畫所完成的行動通訊派 遣系統、無線即時生理監測系統、及其可調 式軟硬體設計開發平台,以及各子計畫所研 發完成之軟體工具、Embedded FPGA、資料 加密SoC 單晶片等,將可提供技術轉移給航 運業、物流業、醫療院所等。 |
URI: | http://ntur.lib.ntu.edu.tw//handle/246246/20051 | 其他識別: | 932215E002034 | Rights: | 國立臺灣大學電子工程學研究所 |
顯示於: | 電子工程學研究所 |
檔案 | 描述 | 大小 | 格式 | |
---|---|---|---|---|
932215E002034.pdf | 317.31 kB | Adobe PDF | 檢視/開啟 |
在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。