https://scholars.lib.ntu.edu.tw/handle/123456789/366797
標題: | A 4MHz BW 69dB SNDR Continuous-Time Delta-Sigma Modulator with Reduced Sensitivity to Clock Jitter | 作者: | Y.-C. Chang W.-H. Chiu C.-C. Lin T.-H. Lin TSUNG-HSIEN LIN |
公開日期: | 十一月-2011 | 起(迄)頁: | 265-268 | 來源出版物: | IEEE A-SSCC | URI: | http://scholars.lib.ntu.edu.tw/handle/123456789/366797 | DOI: | 10.1109/asscc.2011.6123561 |
顯示於: | 電子工程學研究所 |
在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。