吳瑞北臺灣大學:電信工程學研究所朱政輝Cheng-Hui, ChuChuCheng-Hui2007-11-272018-07-052007-11-272018-07-052007http://ntur.lib.ntu.edu.tw//handle/246246/58957隨著傳輸速率的增加,傳輸線損耗對於信號傳輸的影響將會更加嚴重,準確的量測數位訊號資料也將會越來越困難。所以瞭解有損傳輸線的理論,將會成為高速數位系統設計的一個重要課題。本論文說明了傳輸線衰減的物理現象,提出一種可以有效對於傳輸線損耗進行補償的設計方法,並且使用一精心設計的等化器來消除信號上升時間和下降時間的衰減、額外的抖動現象,甚至其他由於傳輸線損耗所造成訊號完整度變差的結果。With increasing bit rates, accurate measurement of the signal integrity of digital data streams becomes more difficult, which is more influenced by the presence of interconnected loss。A good understanding of the principles of transmission line loss becomes therefore essential for high speed digital system design. This thesis summarizes the physics of transmission line loss and presents the design of a device for loss compensation. The Usage of a well-designed compensation filter eliminates rise and fall time degradation, additional jitter and other deteriorated signal integrity introduced by the lossy interconnection.目 錄 第一章 簡介 ................................. 1 1-1 研究動機與目的 ........................1 1-2 文獻探討 ..............................2 1-3 章節概要 ..............................3 1-4 成果貢獻 ..............................3 第二章 傳輸線損耗原理與相關規範 ..............4 2-1 前言 ..................................4 2-2 傳輸線基本原理 ........................4 2-3 有損傳輸線 ............................7 2-3-1 導線與介質之直流損耗 ............7 2-3-2 趨膚效應.........................8 2-3-3 與頻率相關的介質損耗............12 2-4 眼圖相關參數..........................14 2-5 PCI Express Π 信號規範介紹............16 2-6 碼際干擾 .............................17 2-7 數位訊號頻譜分析......................18 第三章 等化器補償原理........................20 3-1 理論說明..............................20 3-2 最佳補償後S參數與眼圖.................24 3-2-1 模擬方式........................24 3-2-2 模擬結果........................24 第四章 補償電路的設計........................31 4-1 RL等化器 .............................31 4-2 單根傳輸線的最佳補償電路..............31 4-2-1 設計方法........................31 4-2-2 電路模擬........................33 4-3 差模結構傳輸線的最佳補償電路..........36 4-3-1 混合模態........................36 4-3-2 電路模擬........................37 4-4 與RLC等化器之比較.....................38 第五章 實驗與模擬之驗證......................42 5-1 實驗環境設定..........................42 5-2 單根傳輸線實驗........................44 5-2-1 實驗流程........................44 5-2-2 實驗結構 .......................45 5-2-3 實驗結果........................45 5-3 差模結構傳輸線實驗....................48 5-3-1 實驗流程 .......................48 5-3-2 實驗結構 .......................48 5-3-3 實驗結果 .......................49 第六章 結論與未來工作........................52 參考文獻.....................................535630449 bytesapplication/pdfen-US等化器信號完整度有損傳輸線補償equalizersignal integritylossy transmission linecompensation有損傳輸線補償之RL等化器電路設計RL Equalizer Design for Compensation of Lossy Transmission Linethesishttp://ntur.lib.ntu.edu.tw/bitstream/246246/58957/1/ntu-96-J93921021-1.pdf