電機資訊學院: 電子工程學研究所指導教授: 李致毅翁志齊Weng, Chih-ChiChih-ChiWeng2017-03-062018-07-102017-03-062018-07-102016http://ntur.lib.ntu.edu.tw//handle/246246/276388通訊系統在這幾年來不斷地在進化,愈來愈快速的資料在進行傳輸與接收,而其相對應的驗證系統也扮演著舉足輕重的地位。   本論文提出一個利用40奈米互補式金屬氧化半導體製程製作之高速偽隨機二進位序列產生器(PRBS Generator),其功能為發送出4種不同樣式的資料序列:2^7 – 1、2^15 – 1、2^23 – 1、2^31 – 1,而資料的速率則是由外部灌入的時脈來決定,可以達到40 Gb/s。   序列產生器的電路架構與有線背板通訊系統的發送器相似,由多工器、正反器、除頻器、前饋等化器所組成,而由於傳統的頻率合成器其操作頻率範圍有限,所以這邊的序列產生器採用了外部灌入的時脈,由半速率的時脈來觸發全速率的資料序列作為輸出,再利用前饋等化器作為輸出級,來補償資料在通道的傳送所造成的損失。在量測上,由於儀器所能提供的時脈最高只到20 Gb/s,所以最高量到40 Gb/s的資料序列輸出,雙端差動的擺福達到800 mV,功率消耗為600 mW, 我們可以利用外部的可程式化開發版來選擇序列的樣式,此外,輸出的4種序列在位元錯誤偵測器能操作的頻率範圍下(5 Gb/s ~ 32 Gb/s)進行比對驗證,皆為真。4391148 bytesapplication/pdf論文公開時間: 2019/2/15論文使用權限: 同意有償授權(權利金給回饋學校)偽隨機二進位序列多工器前饋等化器相位調節器pseudo random binary sequence (PRBS)multiplexer (MUX)feed forward equalizer (FFE)phase adjuster高速偽隨機二進位序列產生器High-Speed Pseudo Random Binary Sequence Generatorthesishttp://ntur.lib.ntu.edu.tw/bitstream/246246/276388/1/ntu-105-R02943135-1.pdf