陳怡然臺灣大學:電子工程學研究所蘇峰寬Su, Feng-KuanFeng-KuanSu2007-11-272018-07-102007-11-272018-07-102007http://ntur.lib.ntu.edu.tw//handle/246246/57680本論文設計一個低電壓、低成本、寬頻且快速鎖定,且可應用在DVB-H UHF頻段的三階頻率合成器,該頻率合成器被使用在偶次諧波混波器的直接降頻接收器(Direct down-conversion Receiver)上。頻率合成器提供675M∼1275MHz的頻率輸出,在輸出端加入除三電路之後產生225M∼425MHz,這訊號可作為Even-Harmonic Mixer本地震盪的訊號。 以精簡DFF組成的相位頻率檢測器和差動操作的電荷幫浦來提升電路的操作速度,可提高輸入參考頻率的大小,減少系統的鎖定時間;利用四位元的控制訊號來切換MIM電容陣列,可改變電壓控制震盪器的中心頻率,增加電壓控制震盪器的輸出範圍;由控制可程式化的除頻器,可讓我們獲得想要使用的輸出頻率 電路設計採用tsmc 0.18um CMOS Mixed/RF製程,操作電壓為1V。輸入的參考訊號為48MHz,再透過輸入的除頻器決定頻寬大小為8MHz或6MHz,因此再輸出端可得到跳頻為6MHz或8MHz兩種頻寬的輸出。有675M∼1275MHz和225M∼425MHz兩種輸出訊號可以使用,鎖定時間小於20us,功率消耗小於13mW,相位雜訊在1.45MHz偏移時小於-126.28dBc/Hz,晶片大小為1.0605mm2。A low cost, low voltage, wide-bandwidth and fast-locking of 3rd frequency synthesizer is designed. The single voltage-controlled oscillator (VCO) covered the frequency from 675 MHz to 1275 MHz. The divide-by-three prescaler is integrated on chip to provide the I/Q signals from 225 MHz to 425 MHz, and the outputs can be used as the LO of the UHF TV even-harmonic direct down-conversion. The differential control help to shorten the response time of the charge pump. And, the propagation delay of the D flip-flops is reduced to facilitate high reference clock of phase frequency detector. The dead zone issue does not exist in this design. The frequency divider architecture is pulse-swallow counter. By controlled program counter and swallow counter, frequency divider operation range is between 2 to 192. The frequency synthesizer was implemented in TSMC CMOS 0.18um 1P6M technology. The die size is 1.05×1.01 mm2. The supply voltage of the frequency synthesizer is 1V and the power consumption is 13 mW. The measured phase noise is -127.28 dBc/Hz at 1.45MHz offset from carrier.目錄 口試委員會審定書………………………………………………………………….....I 誌謝 III 中文摘要 V 英文摘要 VII 目錄 IX 圖目錄 XI 表目錄 XV 第一章 2 緒論 2 1.1 研究背景與動機 2 1.2 數位電視廣播系統簡介[1] 4 1.2.1 類比電視比較 4 1.2.2 數位電視的規格 6 1.2.3 行動數位電視 7 1.3 頻率合成器的種類與架構 10 1.3.1 數位式頻率合成器(Digital Synthesizer) 10 1.3.2 直接式頻率合成器(Direct Synthesizer) 11 1.3.3 鎖相迴路的頻率合成器(PLL-Based Synthesizer) 11 1.4 數位電視調節器的架構[5] 13 1.4.1 單轉換中頻輸出 13 1.4.2 雙轉換中頻輸出 14 1.4.3 單轉換低中頻輸出 14 1.4.4 雙轉換低中頻輸出 15 1.4.5 雙轉換零中頻輸出 16 1.4.6 單轉換零中頻輸出 17 1.5 論文簡介 18 第二章 20 鎖相迴路的基本理論 20 2.1 鎖相迴路的類型 20 2.1.1 類比型鎖相迴路 20 2.1.2 混合信號型鎖相迴路 21 2.1.3 全數位型鎖相迴路 21 2.1.4 數位信號處理型鎖相迴路 22 2.2 鎖相迴路的電路架構 23 2.2.1 相位/頻率檢測器 24 2.2.2 電荷幫浦 28 2.2.3 電壓控制震盪器 29 2.2.4 除頻器 34 2.2.5 迴路濾波器 36 2.3 鎖相迴路的線性模型 38 2.3.1 一階鎖相迴路 39 2.3.2 二階鎖相迴路 40 2.3.3 三階鎖相迴路 42 2.3.4 四階鎖相迴路 45 2.4 鎖相迴路的效能指標 47 2.4.1 相位雜訊的定義及影響 47 2.4.2 鎖相迴路相位雜訊來源分析 48 2.4.3 Sidebands(Spurs) 50 第三章 52 電路設計 52 3.1 電視調節器系統規格與架構 52 3.2 寬頻CMOS頻率合成器的規格 54 3.3 行為模擬 56 3.4 設計原理與製作流程 58 3.4.1 相位頻率檢測器的設計與模擬 59 3.4.2 電荷幫浦的設計與模擬 63 3.4.3 電壓控制震盪器的設計與模擬 65 3.4.4 除頻器的設計與模擬 73 3.4.5 類比除三電路的設計與模擬 78 3.4.6 頻率合成器的設計與模擬 81 第四章 83 下線與量測 83 4.1 佈局與驗證 83 4.1.1 量測儀器及PCB版佈局 85 4.2 IC1量測結果 87 4.3 IC2量測結果 91 第五章 93 結論與發展方向 93 5.1 結論 93 5.2 發展方向 932775353 bytesapplication/pdfen-US數位電視頻率合成器DTVSynthesizerDVB-H一伏寬頻頻率合成器1V Wideband Frequency Synthesizerthesishttp://ntur.lib.ntu.edu.tw/bitstream/246246/57680/1/ntu-96-R92943064-1.pdf