指導教授:陳怡然臺灣大學:電子工程學研究所傅錦憲Fu, Jing-HsienJing-HsienFu2014-11-302018-07-102014-11-302018-07-102013http://ntur.lib.ntu.edu.tw//handle/246246/263981科技日新月異,全球電子商業隨著手機科技進步不斷蓬勃發展。現今通話的清晰度越來越要求,手機中的極發射器就需要更好的效能。因此極發射器中的E類功率放大器的控制電路「中心式數位脈波寬度調變器」漸漸需要提供高頻率、高精準度的脈波輸出。為了實現中心式數位脈波寬度調變器,本論文提出以相位產生電路先產生64組相位,再用相位組合電路組合出總共最多512種相位,最後經過邏輯閘產生PWM訊號。相位產生電路由延遲鎖定迴路與相分割電路(phase slicer circuit)作為基礎產生相位,相位組合電路由分段式複製延遲線、多工器和數位控制組成,以精準的產生所需要的脈波寬度並能抵抗製程、電壓、溫度變異。 本論文第一部分使用TSMC 90nm CMOS製程實作六位元中心式數位脈波寬度調變器,並具有相差180°雙相位輸出操作頻率為150MHz。最小脈波寬度為104ps且最後模擬結果為150MHz INL落在0.12 ~ -0.15 LSB之間,DNL落在0.16 ~ -0.1 LSB之間,FOM為1.15 pJ/bit。第二部分使用TSMC 90nm CMOS製程實作九位元中心式數位脈波寬度調變器,並具有相差180°雙相位輸出30MHz。最小脈波寬度¬為65ps且最後量測結果為30MHz INL落在±0.43 LSB之間,DNL落在±0.45 LSB之間,FOM為1.6 pJ/bit。With the advance of science and technology, the significant developments on mobile phone applications lead the prosperous growth of grobal e-commerce. Since connection requires high quality nowadays, the transmitter in mobile system needs better performance. Centered digital pulse width modulator (Centered DPWM) that is applied to class E PA in polar transmitter of cell phone, needs to provide high frequency and high resolution output pulse gradually. This thesis presents a new centered DPWM architecture. First, this thsis proposes phase generation circuit, which can generate 64 + 8 phases. Then phase combination circuit combines all of these phases to generate 512 phases. PWM signal can be made flexible by these circuits’ co-operation. Phase generation circuit is composed of delay-locked loop (DLL) and phase slicer circuit (PS circuit). Phase combination circuit is composed of segmented replica delay line, MUX and digital control path. The first part of this thesis proposed a 150MHz 6-bit centered DPWM using TSMC 90-nm CMOS process, and this circuit can generates centered pulse width modulation signal. The width per LSB of this circuit is 104ps. INL is 0.12 ~ -0.15 LSB, and DNL is 0.16 ~ -0.1 LSB in simulation. FOM is 1.15 pJ per bit. The second part of this thesis proposed a 30MHz 9-bit centered DPWM using TSMC 90-nm CMOS process, and this circuit can generates dual-phase pulse-width modulation signal. The width per LSB of this circuit is 65ps. INL is measured to be ±0.43 LSB. DNL is measured to be±0.45 LSB. FOM is 1.6 pJ per bit.口試委員會審定書 # 摘要 iii ABSTRACT iv 目錄 v 圖目錄 viii 表目錄 xiii 第一章 序論 1 1.1 研究動機 1 1.2 文獻探討 2 1.3 論文架構與貢獻 4 第二章 數位脈波寬度調變器原理介紹 6 2.1 簡介 6 2.2 計數器型數位脈波寬度調變器 8 2.3 延遲線型數位脈波寬度調變器 9 2.4 混合型數位脈波寬度調變器 11 2.5 數位脈波寬度調變器進階想法與設計 14 2.5.1 自震式與非自震式數位脈波寬度調變器 14 2.5.2 多級分段式延遲線數位脈波寬度調變器 16 2.6 FPGA型數位脈波寬度調變器 22 2.7 脈衝縮減型數位脈波寬度調變器 24 第三章 六位元150MHz中心式數位脈波寬度調變器 26 3.1 電路規格與架構簡介 26 3.2 六位元相位產生電路(6-bit PGC) 32 3.2.1 延遲鎖定迴路 33 3.2.2 啟動控制電路與相位頻率偵測器 38 3.2.3 充電泵 41 3.2.4 脈波寬度調變模組 45 3.2.5 電壓控制延遲線與迴路濾波器 50 3.3 查找表(Look Up Table) 53 3.4 相位組合電路PCC與整體電路操作 55 3.4.1 最低半次位元位移電路(Halve WLSB Shift circuit) 59 3.4.2 多工器及輸出級 61 3.5 電路模擬結果 62 3.6 晶片量測 66 3.7 檢討 68 第四章 30MHz高解析中心式數位脈波寬度調變器 70 4.1 電路規格與架構 70 4.2 九位元相位產生電路(9-bit PGC) 74 4.2.1 相位分割電路(Phase Slicer Circuit) 74 4.2.2 相位分割電路穩定性分析 76 4.2.3 鎖定偵測器(Lock Detector) 78 4.3 電路設計與模擬結果 80 4.3.1 動態模擬與蒙地卡羅(Monte Carlo)模擬 87 4.4 晶片量測 88 4.5 檢討 95 第五章 結論 97 參考文獻 9912921881 bytesapplication/pdf論文公開時間:2014/01/27論文使用權限:同意有償授權(權利金給回饋學校)數位脈波寬度調變器延遲鎖定迴路分段式延遲線CMOS高解析中心式數位脈波寬度調變器設計High resolution Centered Digital Pulse Width Modulatorthesishttp://ntur.lib.ntu.edu.tw/bitstream/246246/263981/1/ntu-102-R00943135-1.pdf