指導教授:吳瑞北臺灣大學:電信工程學研究所羅昌瑋Lo, Chang-WeiChang-WeiLo2014-11-302018-07-052014-11-302018-07-052014http://ntur.lib.ntu.edu.tw//handle/246246/264312由於數位信號系統操作頻率不斷地提高的趨勢,使得高速數位信號透過傳輸線傳遞時,因傳遞路徑和佈線方式所引發的各種電氣效應,會造成信號傳輸上的延遲、變形、信號失真等問題。 這些問題造成系統的時序或信號位準產生錯誤進而引發不穩定甚至系統當機的現象,因此信號完整性的評估如今已成為高速數位系統設計非常重要的關鍵。影響信號完整度的雜訊主要有兩種,一種是信號線之間的耦合效應產生的耦合雜訊,另一種則為傳輸線本身或不連續結構造成阻抗不匹配而產生的反射雜訊。因此,本論文提出系統封裝和印刷電路板的設計方案,以求降低雜訊,並提升信號品質。 本論文規格設定在使用兩層電路板及薄型四方扁平式封裝,有別於之前的四層電路板和球柵陣列封裝,主要針對反射雜訊和耦合雜訊進行改良。在一控制器連接二記憶體晶片的電路板上,設計電流源與傳輸線阻抗盡量匹配,和分岔後的傳輸線阻抗稍微高於分岔前的阻抗,皆可有效降低其反射雜訊;而以GSGSG結構的傳輸線取代GSSG結構的傳輸線,不僅大幅降低信號耦合程度,也降低了傳輸線阻抗,使其更容易與電流源阻抗達成匹配。 對於薄型四方扁平式封裝,增加適當數量的接地線,使得鄰近打線之間的耦合效應大幅降低,有效抑制其雜訊,減少封裝連接產生的信號偏差。 本論文同時也探討當以飛躍式佈線連接多個記憶體晶片時,會產生傳輸線阻抗不匹配的問題,造成多重反射而影響信號表現;晶片電容值較小時,提升後面傳輸線特徵阻抗即可改善信號表現;但電容值較大時,需要選擇適當的電源及末端阻抗才能使信號有所改善。口試委員會審定書 # 誌謝 I 中文摘要 II ABSTRACT III CONTENTS V LIST OF FIGURES VIII LIST OF TABLES XIII Chapter 1 緒論 1 1.1 研究動機 1 1.2 文獻探討 2 1.3 章節概述 3 1.4 主要貢獻 4 Chapter 2 印刷電路板架構 5 2.1 模型簡介 5 2.2 優劣分析 7 Chapter 3 新兩層板設計與架構-一控制器對二記憶體 8 3.1 一控制器對兩記憶體之模型簡介 8 3.2 資料線分析與設計 11 3.2.1 資料線介紹 11 3.2.2 資料線串音分析與模型建立 17 3.2.3 地線回流導孔設計 20 3.3 位置線設計與分析 25 3.3.1 位置線簡介 25 3.3.2 串阻設計準則 35 3.4 位置線上振鈴雜訊之模型建立與眼圖估計 40 3.4.1 RLC等效模型的建立 42 3.4.2 眼圖預測與最差情形估計 46 3.5 阻抗不匹配之位置線振鈴雜訊分析 51 3.6 電源阻抗匹配之設計 56 3.7 差模傳輸信號線的訊號完整度分析 59 3.7.1 資料參照線(DQS)訊號完整度分析 59 3.7.2 時脈線訊號完整度分析 63 3.8 總結整理 65 Chapter 4 封裝效應分析與設計 67 4.1 封裝簡介 67 4.2 LQFP打線分析 67 4.3 BGA封裝簡介 74 4.4 BGA和LQFP封裝對信號線傳輸信號之影響 76 4.5 LQFP打線新設計方案 79 4.6 LQFP打線連接新設計信號線的影響 83 4.7 電流源阻抗對眼圖之影響 86 4.8 封裝總結 89 Chapter 5 新兩層板設計與架構-一控制器對八記憶體 90 5.1 一控制器對八記憶體之模型簡介 90 5.2 記憶體晶片電容值較低時之分析 91 5.3 記憶體晶片電容值較高時之分析 97 5.4 記憶體晶片電容值較高時之改善方案 101 5.5 分析總結 109 Chapter 6 結論 110 參考文獻 112 碩士論文口試問題與回答 1146020343 bytesapplication/pdf論文公開時間:2014/08/25論文使用權限:同意有償授權(權利金給回饋本人)信號完整度封裝電路板信號線兩層印刷電路板上第三代雙倍資料率記憶體系統之信號完整度分析與設計Analysis and Design of Signal Integrity for DDR3 Memory System on Two-Layer PCBthesishttp://ntur.lib.ntu.edu.tw/bitstream/246246/264312/1/ntu-103-R01942020-1.pdf