公開日期 | 標題 | 作者 | 來源出版物 | scopus | WOS | 全文 |
---|---|---|---|---|---|---|
2010 | A Two-Cycle Lock-In Time ADPLL Design Based on a Frequency Estimation Algorithm | Chia-Tsun Wu; Wen-Chung Shen; Wei Wang; An-Yeu Wu; AN-YEU(ANDY) WU ; 吳安宇 | IEEE Transactions on Circuits and Systems, Part-II: Express Briefs (SCI, EI) | 48 | 40 |