https://scholars.lib.ntu.edu.tw/handle/123456789/499871
標題: | A 6.7 MHz to 1.24 GHz 0.0318 mm 2 Fast-Locking All-Digital DLL Using Phase-Tracing Delay Unit in 90 nm CMOS | 作者: | Hsieh, M.-H. Chen, L.-H. Liu, S.-I. SHEN-IUAN LIU CHUNG-PING CHEN |
公開日期: | 2016 | 卷: | 51 | 期: | 2 | 起(迄)頁: | 412-427 | 來源出版物: | IEEE Journal of Solid-State Circuits | URI: | https://scholars.lib.ntu.edu.tw/handle/123456789/499871 | DOI: | 10.1109/JSSC.2015.2494603 |
顯示於: | 電機工程學系 |
在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。