https://scholars.lib.ntu.edu.tw/handle/123456789/173857
標題: | 子計畫四:可重組化通訊運算引擎的設計與實現(3/3) | 作者: | 吳安宇 | 關鍵字: | 可重組化;快速傅立葉轉換處理器;維特比/渦輪碼解碼器;里德所羅門解碼器;數位電視廣播;Reconfigurable;fast Fourier transform processor;Viterbi/ turbo decoder;Reed Solomon decoder;digital video broadcasting (DVB) | 公開日期: | 31-七月-2005 | 出版社: | 臺北市:國立臺灣大學電子工程學研究所 | 摘要: | 可重組化的設計概念是在不需要重新設計硬體電路情況下,只需藉由控制 訊號控制引擎來變更硬體的資料運算路徑便可以符合各種系統規格的應用,因 此可以省去重新設計VLSI 電路的負擔,不僅大大的降低矽智產設計成本,亦可 快速達到Time- to-market 之需求。 在本計畫中,我們完成可重組化通訊運算引擎之設計,此運算引擎包含快 速傅立葉轉換處理器、雙模式維特比/渦輪碼解碼器以及可重組化里德所羅門解 碼器等模組。最後利用以上可重組化通訊運算引擎實現一雛型多模式地面數位 電視廣播基頻接收機,來作為實際應用範例。 The reconfigurable design concept is that we do not need to redesign the hardware circuit. It is only need to control the engine to change hardware datapath to achieve different system specifications. Thus we can save the burden of redesigning VLSI circuit. Using the reconfigurable engine can not only substantially reduce the design cost of the silicon intellectual property, but also reach the demand for fast time-to-market. In this project, we have designed a reconfigurable communication computing engine, including a fast Fourier transform (FFT) processor, a dual-mode Viterbi/ turbo decoder, and a reconfigurable Reed Solomon decoder. Finally, we utilize the above reconfigurable communication computing engine to implement a baseband demodulator for multi-mode terrestrial digital video broadcasting (DVB) systems as an example of practical application. |
URI: | http://ntur.lib.ntu.edu.tw//handle/246246/20040 | 其他識別: | 932215E002011 | Rights: | 國立臺灣大學電子工程學研究所 |
顯示於: | 電子工程學研究所 |
檔案 | 描述 | 大小 | 格式 | |
---|---|---|---|---|
932215E002011.pdf | 958.85 kB | Adobe PDF | 檢視/開啟 |
在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。